142427562

Produktuak

AM3352BZCZA100

Deskribapen laburra:

– mDDR: 200-MHz-eko erlojua (400-MHz datu-tasa)
- DDR2: 266-MHz-eko erlojua (532-MHz datu-tasa)
– DDR3: 400-MHz-ko erlojua (800-MHz datu-tasa)
– DDR3L: 400-MHz-eko erlojua (800-MHz datu-tasa)
– 16 biteko datu-busa
– Helbideratzeko espazio osoa 1GB


Produktuaren xehetasuna

Produktuen etiketak

Ezaugarriak

Gehienez 1 GHz Sitara™ ARM® Cortex®
-A8 32 biteko RISC prozesadorea
– NEON™ SIMD koprozesadorea
– 32KB L1 Instrukzioa eta 32KB Datu-Cachea Errore bakarrarekin

Detekzioa

- 256 KB L2 cache erroreak zuzentzeko kodearekin (ECC)
– On-Chip Boot ROM 176KB
– 64KB RAM dedikatua
– Emulazioa eta arazketa - JTAG
- Eten kontrolatzailea (128 eten eskaera gehienez)
Txipako memoria (L3 RAM partekatua)
– 64KB erabilera orokorreko on-chip memoria kontrolagailu (OCMC) RAM
– Master guztien eskura
- Esnatze azkarrarako atxikipena onartzen du
Kanpoko Memoria Interfazeak (EMIF)
– mDDR (LPDDR), DDR2, DDR3, DDR3L

Kontrolatzailea

– mDDR: 200-MHz-eko erlojua (400-MHz datu-tasa)
- DDR2: 266-MHz-eko erlojua (532-MHz datu-tasa)
– DDR3: 400-MHz-ko erlojua (800-MHz datu-tasa)
– DDR3L: 400-MHz-eko erlojua (800-MHz datu-tasa)
– 16 biteko datu-busa
– Helbideratzeko espazio osoa 1GB
- One x16 edo Bi x8 memoria-gailuen konfigurazio onartzen ditu
- Erabilera Orokorreko Memoria Kontrolatzailea (GPMC)
- 8 biteko eta 16 biteko memoria asinkronoaren interfaze malgua, zazpi txip hautapenekin (NAND, NOR, Muxed-NOR, SRAM)
- BCH kodea erabiltzen du 4, 8 edo 16 biteko ECC onartzeko
- Hamming kodea erabiltzen du 1-bit ECC onartzeko
- Erroreak aurkitzeko modulua (ELM)
- GPMCrekin batera erabiltzen da BCH algoritmo bat erabiliz sortutako sindrome-polinomioetako datu-akatsen helbideak aurkitzeko
- 4, 8 eta 16 biteko onartzen ditu 512 byte-ko bloke-erroreen kokapena BCH algoritmoetan oinarrituta
Denbora errealeko unitate programagarrien azpisistema eta komunikazio industrialaren azpisistema (PRU-ICSS)
- EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ eta gehiago bezalako protokoloak onartzen ditu
- Denbora errealeko bi unitate programagarri (PRU)
- 32 biteko karga/gorde RISC prozesadorea 200 MHz-n exekutatzeko gai dena
- 8KB instrukzio RAM errore bakarreko hautematearekin (parekidetasuna)
- 8KB Datu RAM akats bakarreko detekzioa (parekidetasuna)
– Ziklo bakarreko 32 biteko biderkatzailea 64 biteko metagailuarekin
- GPIO modulu hobetuak ShiftIn/Out laguntza eta blokeo paraleloa eskaintzen ditu kanpoko seinalean
- 12KB partekatutako RAM errore bakarreko detekzioa (parekidetasuna)
– PRU bakoitzak eskura ditzakeen 120 byte-erregistroko hiru banku
– Eten-kontrolatzailea (INTC) Sistemako sarrera-gertaerak kudeatzeko
- Interkonexio-bus lokala, barneko eta kanpoko maisuak PRU-ICSS barruko baliabideekin konektatzeko
– PRU-ICSS barruko periferikoak:
- UART ataka bat fluxua kontrolatzeko pinekin,
Gehienez 12 Mbps onartzen ditu
– One Enhanced Capture (eCAP) Modulua
– Industria onartzen duten bi MII Ethernet ataka
Ethernet, adibidez, EtherCAT
– MDI ataka bat
Power, Berrezarri eta Erlojuaren Kudeaketa (PRCM) Modulua
- Stand-By eta Deep-Sleep moduen sarrera eta irteera kontrolatzen ditu
- Loaren sekuentziazioaren arduraduna
– Erlojuak
– 15 eta 35 MHz arteko maiztasun handiko integratua
Sistema eta erloju periferiko ezberdinetarako erreferentziazko erlojua sortzeko erabiltzen den osziladorea
- Erloju indibiduala gaitu eta desgaitu onartzen du
Azpisistemen eta periferikoen kontrola
Energia-kontsumoa murriztea erraztea
– Bost ADPLL Sistemako Erlojuak Sortzeko
(MPU azpisistema, DDR Interfazea, USB eta periferikoak [MMC eta SD, UART, SPI, I2C],L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Aurrekoa:
  • Hurrengoa: